时时彩计划

逻辑示意图的创建技巧

电子设计 2019-09-14 17:46 次阅读
IC和JTAG用于编程和调试。在表格上还有几个需要回家的杂项。

这是带电源和接地引脚的单元。

逻辑示意图的创建技巧

电源引脚结构不多。两种类型的电源引脚分为两组:一组内部电源和另一组I/O电源。其他设备具有更复杂的功率结构,并且需要更多组。该装置位于带有稳压器和电源监控的板上。

I/O引脚分为四个单元。这是一个显示大约25%的I/O的单位。

逻辑示意图的创建技巧

Altera(现在英特尔)部件通常具有内部互连,具有突出的行和列结构。在此部分中,连接到行互连的I/O的I/O速度更快,而连接到列的I/O的速度更慢。由于这是一个高速设计,我需要考虑哪些信号连接到行或列,我创建了一个符号,帮助我进行引脚分配。你可以看到这个单元都是“行”引脚。另外,行进一步分组在一起(行A,B,C等)。此布置指示器件内部的其他时序特性。

考虑将可编程器件中的I/O分组以反映特定设计中器件的功能。如果有助于设计和理解电路,自定义符号的额外工作是可以的。

层次结构

一般来说,原理图大于一张纸可以用两种方式组织,平面或使用层次结构。平面原理图直接使用片材之间的连接。信号通常偏离一张纸的侧面并出现在另一张纸的侧面。层次结构使用工作表中的“分层块”来表示另一个工作表。通过连接到块来完成与工作表的连接。工作表上可以有多个分层块。块和表的组织看起来很像中的文件目录。通常有一个“根表”,它很像根目录。

层次结构用于两个主要目的。首先,它提供了原理图中的逻辑结构以及以与信号连接一致的方式在工作表之间导航的方式。其次,它允许在工作表上绘制一次电路,但通过使用引用同一工作表的多个分层块重复多次。

使用层次结构是组织设计的有效方式。对这种结构感到满意需要一些工作。然而,对我来说,它已成为必不可少的。我使用它太多了,我从来没有在平面设计中使用直接的片对板连接。工作表始终通过分层块连接。微妙的效果是原理图采用三维框图的外观。我喜欢这样记录设计的方式,并且可以快速方便地找到它。

这是20通道高压放大器板的根表。当然,不可能看到细节。但是,也许你可以看到分层块看起来像一个方框图。

逻辑示意图的创建技巧

我提供了注释,列出每个块中的电路。单击一个块可以轻松找到某些内容。不是在这里,但在其他设计中,我在根表上包含了没有电路连接的块,但引用了带有注释和图表的表。使用这样的块就像带有链接的目录一样。

我注意到中间的I2C时时彩计划总线有三个信号:I2CSDA,I2CSCL和I2CINT。我希望我能够使用“异构总线”,这是下一个主题!我可以将三行压缩成一行!

同构和异构总线

时时彩计划 我所知道的所有原理图程序都支持将多个同样命名的网络收集到一个“总线”。该术语最初来自数据总线或地址总线中的信号捆绑。在下面的示意图中,此功能将信号捆绑为名称“SHDN”,后跟序列号。这被称为“同类”总线。

逻辑示意图的创建技巧

原理图中间是一个带有四个信号的SPI:SS,SCK,SDI和SDO。它们是一个功能组,将它们组合起来并为所有这些组合使用一行和一个名称会很方便。一些原理图程序允许将信号分组为“异构”总线。这种类型的总线似乎没有标准名称。 称之为“束”。 OrCAD时时彩计划使用术语“NetGroup”。在Eagle中,所有公交车都是异构的。 KiCad正在开发此功能并将其称为“组总线”。

这是在Eagle中为原理图中的四个网络创建的异构总线。

逻辑示意图的创建技巧

时时彩计划 在我看来,异构总线为原理图提供了逻辑结构,减少了混乱。

特殊IC封装

设计师在解决与更小和更小以及热管理相关的封装问题方面变得非常聪明。但是,他们的一些设计导致应该在原理图上显示的连接。我尝试在原理图中包含连接到网络的任何包元素。例如,用于连接器外壳的镀通安装孔或连接到GND或电源的部件上的散热片应在示意图中。以下是两个具有连接电源或GND功能的封装示例。

逻辑示意图的创建技巧

部分在左侧有一个金属片,通常到顶部的铜区域以散热。右边的部分底部有一个“裸露焊盘”,焊接在铜区域。在这两种情况下,标签或焊盘通常都在IC内部电气连接。

时时彩计划 该示意图显示了如何使用右侧封装处理电压调节器的裸露焊盘。

逻辑示意图的创建技巧

引脚1到5是正常引脚。我添加了引脚6来表示裸露焊盘的电气连接并将其连接到GND。我还包括6个热通孔,从顶部到底部铜区域传导热量。包含在原理图中,因为它们形成电气连接。结果如下:

逻辑示意图的创建技巧

时时彩计划 问题:64引脚部分何时不是64引脚部分?

解答:当它是“E64”封装时。

为此部件构建符号时,您会立即看到零件上没有接地引脚!英特尔论坛的一位评论者推测它是使用量子效应的尖端部分,不需要接地连接。嗯,不太好。接地是部件底部的裸露焊盘。这是底部的图纸,中间有垫子。

逻辑示意图的创建技巧

要处理对于这样的部分,只需在符号中添加Pin 65即可。然后,将其连接到原理图中的GND。务必在原理图上添加注释!数据表指出,焊盘仅用于电气连接,没有热功能。 PCB设计人员需要知道这一点!

奖金主题

“回到过去”的原理图是手绘的,大多数是专业的绘图员。他们可能会不时地休息一下,在原理图上涂一些关于激发他们想象力的东西。以下是Te时时彩计划ktronix示意图中的示例。

逻辑示意图的创建技巧

图像使用vintageTEK提供

你有没有在原理图中添加卡通或表情符号?

时时彩计划 您是否曾使用非正交线作为网络?你的原理图程序是否允许它们?

收藏 人收藏
分享:

评论

相关推荐

刚刚录制了一个fpga开发流程的视频,该视频为投石问路,主要是想听听大家对于小梅哥在录制视频时需要注意的内容以及希望系列
发表于 03-24 00:00 37952次 阅读

本资料为Altium Designer各种库资料合集,方便各位工程师下载使用,查漏补缺,资料整理不易,赏个留言呗~ 以下为资料部分截图...
发表于 09-19 15:04 74次 阅读

关于嵌入式FPGA内部的原始构造块

FPGA中的可编程逻辑块是查找表(LUT),它可以通过编程实现任意布尔函数:4个,5个或6个输入具有....
发表于 09-19 15:02 5次 阅读
关于嵌入式FPGA内部的原始构造块

FPGA将改变未来芯片和SoC的设计方式

芯片设计人员今天面临的最关键的问题之一是在设计过程中实时重新配置RTL,甚至在系统中也是如此。不幸的....
发表于 09-19 14:59 8次 阅读
FPGA将改变未来芯片和SoC的设计方式

基于FPGA来实现逻辑芯片的功能故障测试

在最原始的测试过程中,对集成电路(IntegratedCircuit,IC)的测试是依靠有经验的测试....
发表于 09-19 14:56 6次 阅读
基于FPGA来实现逻辑芯片的功能故障测试

设计一个简易频谱分析仪的详细论文资料说明

本简易频谱分析仪由模拟高中频部分、显示处理部分和波形控制部分组成。模拟高中频部分采用了二次混频结构,....
发表于 09-19 14:51 5次 阅读
设计一个简易频谱分析仪的详细论文资料说明

嗨, 我有一个ML505,我想知道我可以使用它的sata从硬盘中读取数据然后逐点放置它 在(至少)125Mbps的I / O引脚上? 我...
发表于 09-19 13:49 8次 阅读

使用同步刺激将周期信号注入到三个引脚(RA2、RA4和RA5)中,观察到了奇怪的行为:使用IOC确定接收信号的来源,相关SFR...
发表于 09-19 12:51 6次 阅读

嗨, 是否可以将带有HPC连接器的FMC模块插入带有LPC连接器的FPGA板? 机械可行吗? 谢谢, 苏尼尔...
发表于 09-19 12:27 9次 阅读

大多数工程师在碰到需要在 FPGA 中实现诸如正弦、余弦或开平方这样的数学函数时,首先会想到的是用查找表,可能再结合线性内...
发表于 09-19 09:07 121次 阅读

使用高级校准技术验证收发器FPGA
发表于 09-19 09:05 11次 阅读

但是,如果FPGA通过接口与DSP核心连接,并且高速视频数据是通过它来传输,那么它根本不是简单的系统。这种更高的设计复杂...
发表于 09-19 06:00 6次 阅读

在设计最初, 由于没有将时钟信号定义在全局时钟引脚上, 导致MAXPLUS II 在时间分析时提示错误:(时钟偏斜加上信号延迟...
发表于 09-19 05:55 6次 阅读

winbond的w79e632a40pl单片机是用来干什么的,可以像51单片机一样编程吗?如果可以的话请附上编程器的电路图和编程器。  ...
发表于 09-19 04:03 5次 阅读

用MaxplusII 软件设计完后, 用Delay Matrix查看延迟时间. 由于内部触发器的时钟信号用了一个输出引脚的信号, 譬如将一引脚C...
发表于 09-19 02:44 3次 阅读

如何用FPGA来实现机器学习的应用

越来越多的辅助驾驶、无人机、虚拟现实/增强现实、医学诊断、工业视觉等应用,为了追逐更高性能/差异化,....
发表于 09-18 17:56 34次 阅读
如何用FPGA来实现机器学习的应用

FPGA是什么以及FPGA有什么特点

FPGA,是Field Programmable Gate Array的简称,中文名称为现场可编程门....
发表于 09-18 17:51 41次 阅读
FPGA是什么以及FPGA有什么特点

Intel下一代Xeon至强处理集成FPGA已经发货

英特尔至强6138P包括一个Arria10 GX 1150 FPGA内核,和高达160Gbps的I/....
发表于 09-18 17:47 360次 阅读
Intel下一代Xeon至强处理集成FPGA已经发货

FPGA在AI领域处理效率中有着显著的优势

数据中心逻辑芯片是百亿美元市场,低延迟+高吞吐奠定FPGA核心优势。根据 Intel披露的数据,数据....
发表于 09-18 15:04 67次 阅读
FPGA在AI领域处理效率中有着显著的优势

5G时代的到来FPGA将面临价提量升

FPGA是5G基础设施和终端设备的零部件,5G全球部署持续推进,基站、IoT、 终端设备、边缘计算的....
发表于 09-18 15:01 44次 阅读
5G时代的到来FPGA将面临价提量升

全球首例基于国产FPGA的人工智能解决方案已发布

人工智能在物联网(IoT)终端及云的边缘应用中突飞猛进,这主要得益于其无需网络连接到数据中心就能进行....
发表于 09-18 14:58 43次 阅读
全球首例基于国产FPGA的人工智能解决方案已发布

ATK-VS1053 MP3模块的想资料和基于STM32应用的C语言源代码免费下载

本文档的主要内容详细介绍的是ATK-VS1053 MP3模块的想资料和基于STM32应用的C语言源代....
发表于 09-18 08:00 16次 阅读
ATK-VS1053 MP3模块的想资料和基于STM32应用的C语言源代码免费下载

ATK-0.96 OLED模块的资料和基于STM32的C语言源代码免费下载

本文档的主要内容详细介绍的是ATK-0.96 OLED模块的资料和基于STM32的C语言源代码免费下....
发表于 09-18 08:00 18次 阅读
ATK-0.96 OLED模块的资料和基于STM32的C语言源代码免费下载

使用MAXREFDES117实现心率监测的详细资料合集免费下载

本文档的主要内容详细介绍的是使用MAXREFDES117实现心率监测的详细资料合集免费下载包括了:物....
发表于 09-18 08:00 22次 阅读
使用MAXREFDES117实现心率监测的详细资料合集免费下载

AltiumDesigner画图不求人93 | AD19十字光标显示状态设置

原文地址(有视频教程):https://mp.weixin.qq.com/s/MJxgVIVCv28syx5C
的头像 电子芯 发表于 09-17 20:12 69次 阅读

手把手教你学51单片机C语言版PDF电子书免费下载

本书旨在培养和锻炼单片机系统实用开发技能,全书以实践为主线,让读者在一个个实践案例中逐步掌握单片机电....
发表于 09-17 16:41 47次 阅读
手把手教你学51单片机C语言版PDF电子书免费下载

使用51单片机设计声音导引系统的总结报告免费下载

本系统采用两片STC12C5A60S2增强型51单片机,双直流电机双轮驱动小车。通过接收点收到声音信....
发表于 09-17 15:54 29次 阅读
使用51单片机设计声音导引系统的总结报告免费下载

基于89C51单片机和FPGA结合的滤波器模块设计

滤波器是一种用来消除干扰杂讯的器件,可用于对特定频率的频点或该频点以外的频率进行有效滤除。它在电子领....
发表于 09-17 15:32 72次 阅读
基于89C51单片机和FPGA结合的滤波器模块设计

GW2AR18 FPGA开发板的用户手册免费下载

开发板采用高云半导体GW2AR-18 FPGA 器件,内嵌64Mbit PSRAM资源。高云半导体G....
发表于 09-17 15:22 30次 阅读
GW2AR18 FPGA开发板的用户手册免费下载

FPGA芯片将成为增强机器学习的好帮手

在商业软件中,电脑芯片已被遗忘。对于商业应用程序来说,这是一种商品。由于机器人技术与个人硬件设备联系....
发表于 09-17 11:49 56次 阅读
FPGA芯片将成为增强机器学习的好帮手

关于典型FPGA开发的流程与注意事项

由于目前微电子技术已经发展到SOC阶段,即集成系统(Integrated System)阶段,相对于....
发表于 09-17 11:45 94次 阅读
关于典型FPGA开发的流程与注意事项

SOP28 IC烧录座的规格尺寸图免费下载

本文档的主要内容详细介绍的是SOP28 IC烧录座的规格尺寸原理图免费下载。
发表于 09-17 08:00 23次 阅读
SOP28 IC烧录座的规格尺寸图免费下载

FPGA芯片内包含着大量的数字电路以及存储器

FPGA 全称「可编辑门阵列」(Field Programmable Gate Array),其基本....
发表于 09-16 17:53 39次 阅读
FPGA芯片内包含着大量的数字电路以及存储器

英特尔发布最新Arria10 GX 1150 FPGA内核

英特尔至强6138P包括一个Arria10 GX 1150 FPGA内核,和高达160Gbps的I/....
发表于 09-16 17:48 72次 阅读
英特尔发布最新Arria10 GX 1150 FPGA内核

FPGA+CPU的单片集成相较于传统应用的优势明显

基于FPGA的CPU集成将带来的一些潜在优势包括:更易于满足大多数系统的功能性需求;潜在的改善了系统....
发表于 09-16 17:44 59次 阅读
FPGA+CPU的单片集成相较于传统应用的优势明显

使用MATLAB与OrCAD进行数据通信的步骤和实例详细说明

在许多应用场合,需要MATLAB与OrCAD之间进行数据通信。根据通信方式的不同,本文提出了两种Or....
发表于 09-16 16:51 38次 阅读
使用MATLAB与OrCAD进行数据通信的步骤和实例详细说明

人工智能和大数据将带动FPGA产业的高质量发展

智博会推动了新一轮科技革命和产业革命的新浪潮,智汇八方、博采众长,促进智能产业、智能制造、大数据智能....
发表于 09-16 14:58 54次 阅读
人工智能和大数据将带动FPGA产业的高质量发展

FPGA将成为安防企业竞争力和话语权的决定性因素之一

AI技术发展至今,安防行业热度毋庸赘言。在安防智能化进程中,摄像头、交换机、硬盘刻录机、各类服务器等....
发表于 09-16 14:55 42次 阅读
FPGA将成为安防企业竞争力和话语权的决定性因素之一

高云半导体发布全球首例基于国产FPGA的AI解决方案

中国广州,2019年9月16日 - 全球增长最快的可编程逻辑器件供应商—广东高云半导体科技股份有限公....
发表于 09-16 14:52 52次 阅读
高云半导体发布全球首例基于国产FPGA的AI解决方案

全球首例基于国产FPGA的人工智能解决方案发布

全球增长最快的可编程逻辑器件供应商—广东高云半导体科技股份有限公司(以下简称“高云半导体”),今日发....
发表于 09-16 09:33 204次 阅读
全球首例基于国产FPGA的人工智能解决方案发布

CPLD和FPGA这两者到底有什么区别呢

CPLD和FPGA都是我们经常会用到的器件。有的说有配置芯片的是FPGA,没有的是CPLD;有的说逻....
发表于 09-13 14:58 81次 阅读
CPLD和FPGA这两者到底有什么区别呢

基于FPGA而实现的视频图像处理算法

为有效提高视频监控应用领域中多屏幕画面显示的清晰度、分辨度等问题,提出了一种基于FPGA的实时视频图....
发表于 09-13 14:53 73次 阅读
基于FPGA而实现的视频图像处理算法

FPGA将在云计算等新领域中进一步开疆拓土

Xilinx的FPGA的基本结构是一样的,主要由6部分组成,分别为可编程输入/输出单元、基本可编程逻....
发表于 09-13 14:47 124次 阅读
FPGA将在云计算等新领域中进一步开疆拓土

5G和AI将为FPGA市场带来确定性增长

根据WSTS的数据,2018年全球集成电路市场规模达到4688亿美元,同期全球FPGA市场规模约63....
发表于 09-12 15:49 161次 阅读
5G和AI将为FPGA市场带来确定性增长

基于第二代HyperFlex架构开发的Agilex FPGA芯片

据Electronics Weekly报道,英特尔首款Agilex FPGA已向早期客户出货,这些公....
发表于 09-12 15:44 109次 阅读
基于第二代HyperFlex架构开发的Agilex FPGA芯片

FPGA在安防应用中所具备的优势

从技术方面来看,AI芯片的典型代表包括GPU、FPGA和ASIC三种。不过,GPU并未专门针对安防监....
发表于 09-12 15:37 208次 阅读
FPGA在安防应用中所具备的优势

FPGA在安防应用中独具优势

FPGA不仅可针对每一种具体的应用根据算法结构进行深度定制,达到较高的计算效率和能效,技术风险也低于....
发表于 09-12 10:15 290次 阅读

开关稳压电源原理图及其PCB图资料合集免费下载

本文档的主要内容详细介绍的是开关稳压电源原理图及其PCB图资料合集免费下载。
发表于 09-12 08:00 122次 阅读
开关稳压电源原理图及其PCB图资料合集免费下载

12V48V双向DCDC控制器的电路原理图免费下载

本文档的主要内容详细介绍的是12V48V双向DCDC控制器的电路原理图免费下载。
发表于 09-12 08:00 83次 阅读
12V48V双向DCDC控制器的电路原理图免费下载

TIDA-01606 10KW三相光伏并网逆变器的电路原理图免费下载

本文档的主要内容详细介绍的是TIDA-01606 10KW三相光伏并网逆变器的电路原理图免费下载。
发表于 09-12 08:00 114次 阅读
TIDA-01606 10KW三相光伏并网逆变器的电路原理图免费下载

完整成套的10KW电机驱动电路原理图合集免费下载

本文档的主要内容详细介绍的是完整成套的10KW电机驱动电路图合集免费下载。
发表于 09-12 08:00 95次 阅读
完整成套的10KW电机驱动电路原理图合集免费下载

苹果IPAD5的电路原理图免费下载

本文档的主要内容详细介绍的是苹果IPAD5的电路原理图免费下载。
发表于 09-12 08:00 100次 阅读
苹果IPAD5的电路原理图免费下载

AltiumDesigner画图不求人54 原理图模板表格的Place→Text String

的头像 电子芯 发表于 09-11 22:03 286次 阅读

借着5G东风FPGA的发展将实现高速化

随着目前5G时代的进展以及AI的推进速度,MRFR预测FPGA在2025年有望达到约125.21亿美....
发表于 09-11 15:48 108次 阅读
借着5G东风FPGA的发展将实现高速化

未来芯片的发展对FPGA的要求将会越来越高

AI、5G技术的发展对芯片架构和软件支持提出了越来越高的要求,芯片设计更加复杂,业界需要更大容量的F....
发表于 09-11 15:43 103次 阅读
未来芯片的发展对FPGA的要求将会越来越高

国产FPGA厂商如何才能实现逆境突围

据MRFR统计2018年全球FPGA市场规模为60亿美元左右,随着AI+5G的应用逐步展开, FPG....
发表于 09-11 15:39 64次 阅读
国产FPGA厂商如何才能实现逆境突围

轻触开关挑选方法

其次导通可靠性关键影响因素是接触点的结构,因为轻触开关的功能是接触点和弹片进行接触导通,那么接触点的....
发表于 09-11 10:22 64次 阅读
轻触开关挑选方法

OrCAD Capture的使用培训教程免费下载

ORCAD Capture (以下以Capture代称)是一款基于Windows 操作环境下的电路设....
发表于 09-11 09:50 59次 阅读
OrCAD Capture的使用培训教程免费下载

从时钟引脚进入FPGA后在内部传播路径

时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。
的头像 FPGA开源工作室 发表于 09-10 15:12 2911次 阅读

20W无线电能传输电路原理图免费下载

本文档的主要内容详细介绍的是20W无线电能传输电路原理图免费下载。
发表于 09-10 08:00 110次 阅读
20W无线电能传输电路原理图免费下载

FE4.1QFN20的电路原理图免费下载

本文档的主要内容详细介绍的是FE4.1QFN20的电路原理图免费下载。
发表于 09-10 08:00 77次 阅读
FE4.1QFN20的电路原理图免费下载

AD5328 2.5 V至5.5 V、八通道、电压输出12位DAC,采用16引脚TSSOP封装

信息优势和特点 AD5308:一个16引脚TSSOP封装中集成8个缓冲8位DAC,A级:±1 LSB INL,B级:±0.75 LSB INL AD5318:一个16引脚TSSOP封装中集成8个缓冲10位DAC,A级:±4 LSB INL,B级:±3 LSB INL AD5328:一个16引脚TSSOP封装中集成8个缓冲12位DAC,A级:±16 LSB INL,B级:±12 LSB INL 低功耗工作:0.7 mA (3 V) 掉电模式功耗:120 nA (3 V),400 nA (5 V) 双缓冲输入逻辑 通过设计对所有代码保证单调性 可选缓冲/无缓冲/DD 基准电压输入 输出范围:0 V至VREF或0 V至2REF 上电复位至0 V 可编程能力 各通道可单独进入省电模式 同时更新各输出(LDAC) 低功耗,SPI ® 、QSPI™、MICROWIRE™、DSP兼容三线式串行接口产品详情AD5308/AD5318/AD5328分别是八通道、8/10/12位缓冲电压输出DAC,采用16引脚TSSOP封装。这些器件采用2.5 V至5.5 V单电源供电,3 V时典型功耗为0.7 mA。内置的片内输出放大器能够提供轨到轨输出摆幅,压摆率为0.7 V/μs。AD5308/AD5318/AD5328采用多功能三线式串行接口,能够以最高30 MHz的...
发表于 04-18 19:32 0次 阅读
AD5328 2.5 V至5.5 V、八通道、电压输出12位DAC,采用16引脚TSSOP封装

AD5318 2.5 V至5.5 V、八通道、电压输出10位DAC,采用16引脚TSSOP封装

信息优势和特点 AD5308:一个16引脚TSSOP封装中集成8个缓冲8位DAC,A级:±1 LSB INL,B级:±0.75 LSB INL AD5318:一个16引脚TSSOP封装中集成8个缓冲10位DAC,A级:±4 LSB INL,B级:±3 LSB INL AD5328:一个16引脚TSSOP封装中集成8个缓冲12位DAC,A级:±16 LSB INL,B级:±12 LSB INL 低功耗工作:0.7 mA (3 V) 掉电模式功耗:120 nA (3 V),400 nA (5 V) 双缓冲输入逻辑 通过设计对所有代码保证单调性 可选缓冲/无缓冲/VDD基准电压输入 输出范围:0 V至VREF 或0 V至2VREF 上电复位至0 V 可编程能力各通道可单独进入省电模式同时更新各输出(LDAC) 低功耗,SPI®、QSPI™、MICROWIRE™、DSP兼容三线式串行接口产品详情AD5308/AD5318/AD5328分别是八通道、8/10/12位缓冲电压输出DAC,采用16引脚TSSOP封装。这些器件采用2.5 V至5.5 V单电源供电,3 V时典型功耗为0.7 mA。内置的片内输出放大器能够提供轨到轨输出摆幅,压摆率为0.7 V/μs。AD5308/AD5318/AD5328采用多功能三线式串行接口,能够以最高30 MHz的时钟...
发表于 04-18 19:32 5次 阅读
AD5318 2.5 V至5.5 V、八通道、电压输出10位DAC,采用16引脚TSSOP封装

AD5324 2.5 V至5.5 V、500 µA、四通道、电压输出12位DAC,采用10引脚封装

信息优势和特点 4个缓冲12位DAC,提供10引脚MSOP和10引脚LFCSP封装 版本: ±16 LSB INL,B级: ±10 LSB INL AD5324-EP支持防务和航空航天应用(AQEC标准) 军用温度范围(−55°C至+125℃) V62/12628 DSCC图纸号 产品详情四个DAC的基准电压均从一个基准电压引脚获得。电路图、引脚图和封装图
发表于 04-18 19:32 17次 阅读
AD5324 2.5 V至5.5 V、500 µA、四通道、电压输出12位DAC,采用10引脚封装

AD5325 2.5 V至5.5 V、500 μA、双线式接口、四通道、电压输出12位DAC,采用10引脚MICROSOIC封装

信息优势和特点 4个12位DAC,采用10引脚MicroSOIC封装 低功耗:600 µA (5 V),500 µA (3 V) 关断模式的功耗:200 nA(5 V),80 nA(3 V) 通过设计保证单调性 上电复位至0 V 三种关断功能 双缓冲输入逻辑 输出范围:0 V至VREF 双线式(I2C™兼容)串行接口 数据回读设置;软件清零设置 通过LDAC引脚(低电平有效)同时更新DAC输出 温度范围:-40 °C至105 °C产品详情AD5305/AD5315/AD5325分别是四通道8/10/12位、缓冲电压输出DAC,提供10引脚microSOIC封装,采用2.5 V至5.5 V单电源供电,3 V时功耗为500µA。这些器件内置片内输出放大器,能够提供轨到轨输出摆幅,压摆率为0.7 V/µs。所用的双线式串行接口能够以最高400 kHz时钟速率工作。当VDD <3.6 V时,此接口为SMBus兼容。多个器件可以共用同一总线。产品特色 提供10引脚MicroSOIC封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为1.5 mW,5 V时功耗为3 mW 轨到轨输出,压摆率为0.7 V/µs 多个器件可以共用同一总线 基准电压从电源获得 串行接口,时钟速率最高达400 kHz 与AD5305(8位)和AD5315(10位)引脚兼容、软件...
发表于 04-18 19:31 34次 阅读
AD5325 2.5 V至5.5 V、500 μA、双线式接口、四通道、电压输出12位DAC,采用10引脚MICROSOIC封装

AD5314 2.5 V至5.5 V、500 µA、四通道、电压输出10位DAC,采用10引脚封装

信息优势和特点 4个缓冲10位DAC,提供10引脚MSOP和10引脚LFCSP封装A级积分非线性(INL):±4 LSB,B级积分非线性(INL):±2.5 LSB 低功耗工作:500 µA (3 V),600 µA (5 V) 采用2.5 V至5.5 V电源供电 通过设计对所有代码保证单调性 省电模式:80 nA (3 V),200 nA (5 V) 双缓冲输入逻辑 输出范围:0 V至VREF 上电复位至0 V 同时更新各输出 (LDAC 功能) 低功耗,SPI®、QSPI™、MICROWIRE™、DSP兼容三线式串行接口 片内轨到轨输出缓冲放大器 温度范围:–40°C至+105°C产品详情AD5304/AD5314/AD5324分别是四通道8/10/12位、缓冲电压输出DAC,提供10引脚MSOP和10引脚LFCSP封装,采用2.5 V至5.5 V单电源供电,3 V时功耗为500 µA。这些器件内置片内输出放大器,能够实现轨到轨输出摆幅,压摆率为0.7 V/µs。所用的三线式串行接口能够以最高30 MHz的时钟速率工作,并与标准SPI、QSPI、MICROWIRE、DSP接口标准兼容。四个DAC的基准电压均从一个基准电压引脚获得。利用软件/LDAC功能则可以同时更新所有DAC的输出。上述器件均内置一个上电复位电...
发表于 04-18 19:31 2次 阅读
AD5314 2.5 V至5.5 V、500 µA、四通道、电压输出10位DAC,采用10引脚封装

AD5263 四通道、15 V、256位数字电位计,提供引脚可选的SPI/I2C

信息优势和特点 256位、4通道 端到端电阻:20 kΩ、50 kΩ、200 kΩ 引脚可选的SPI®或 I2C®兼容型接口 上电预设为中量程 两个封装地址解码引脚AD0和AD1 温度系数(变阻器模式):30 ppm/°C 温度系数(分压器模式):5 ppm/°C 宽工作温度范围:–40°C至+125°C 10 V至15 V单电源或±5 V双电源产品详情AD5263是业界首款提供可选数字接口的四通道、256位数字电位计1 ,它可实现与机械电位计或可变电阻相同的电子调整功能,而且具有增强的分辨率、固态可靠性和出色的低温度系数性能。在A端与游标或B端与游标之间,AD5263的各通道均提供一个完全可编程电阻值。A至B固定端接电阻(20 kΩ、50 kΩ或200 kΩ)的标称温度系数为±30 ppm/°C,通道间匹配容差为±1%。另外,该器件可采用+4.5 V至+15 V或±5 V电源供电。系统上电时,游标位预设为中量程。上电后,VR游标位可通过三线式SPI或双线式I2C兼容型接口进行编程设置。I2C模式下,用户可以利用附加可编程逻辑输出,驱动其系统中的数字负载、逻辑门和模拟开关。AD5263采用24引脚窄体TSSOP封装,保证工作温度范围为–40°C至+125°C汽车应用温度范围。对于单通道或双通道应...
发表于 04-18 19:30 16次 阅读
AD5263 四通道、15 V、256位数字电位计,提供引脚可选的SPI/I2C

AD5512A AD5512A:2.7 V至5.5 V、串行输入、电压输出、16/12位nanoDAC™,提供16引脚3 mm × 3 mm LFCSP封装

信息优势和特点 12/16位分辨率 1 LSB INL 噪声频谱密度:11.8 nV/√Hz 建立时间:1 μs 毛刺能量:1.1 nV-s 温度漂移:0.05 ppm/°C 5 kV HBM ESD额定值 欲了解更多特性,请参考数据手册产品详情AD5512A/AD5542A单通道、12/16位、串行输入、无缓冲电压输出数模转换器(DAC),采用2.7 V至5.5 V单电源供电。DAC输出范围为0 V至VREF,保证单调性,提供1 LSB INL精度(16位),无需调整,额定温度范围为−40°C至+85°C (AD5542A)或−40°C至+125°C (AD5512A)。AD5512A/AD5542A提供无缓冲输出,建立时间为1 μs,失调误差小,非常适合高速开环控制应用。AD5512A/AD5542A采用双极性工作模式,可产生±VREF输出摆幅。二者还含有用于基准电压与模拟接地引脚的开尔文检测连接,以降低布局敏感度。AD5512A/AD5542A提供16引脚LFCSP封装,AD5542A还提供10引脚LFCSP和16引脚TSSOP两种封装。AD5512A/AD5542A采用多功能三线式接口,并且与50 MHz SPI、QSPI™、MICROWIRE™、DSP接口标准兼容。应用 自动测试设备 精密源测量仪器 数据采集系统 医疗与航空航天仪...
发表于 04-18 19:30 8次 阅读
AD5512A AD5512A:2.7 V至5.5 V、串行输入、电压输出、16/12位nanoDAC™,提供16引脚3 mm × 3 mm LFCSP封装

AD5344 +2.5V至5.5V、500 µA、四通道、轨到轨电压输出12位DAC,内置并行接口,采用28引脚TSSOP封装

信息优势和特点 两个12位DAC,采用28引脚TSSOP封装 低功耗:600 µA (5 V),500 µA (3 V) 省电模式:200 nA (5 V),80 nA (3 V) 通过设计保证单调性 上电复位至0 V 双缓冲输入逻辑 通过LDAC引脚(低电平有效)同时更新DAC输出 低功耗并行数据接口 温度范围:-40°C 至105°C 产品详情AD5334/AD5335/AD5336/AD5344分别是四通道、8/10/12位DAC,采用2.5 V至5.5 V电源供电,3 V时功耗仅500 μA,省电模式下功耗可降至80 nA。这些器件均内置一个片内输出缓冲,可将输出同时驱动至两个供电轨。产品聚焦 提供28引脚TSSOP封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为1.5 mW,5 V时功耗为3 mW 片内输出缓冲可将输出同时驱动至两个供电轨...
发表于 04-18 19:25 50次 阅读
AD5344 +2.5V至5.5V、500 µA、四通道、轨到轨电压输出12位DAC,内置并行接口,采用28引脚TSSOP封装

AD5342 +2.5V至5.5V、230 µA、双通道、轨到轨电压输出12位DAC,内置并行接口,采用28引脚TSSOP封装

信息优势和特点 两个12位DAC,采用28引脚TSSOP封装 低功耗:300 µA (5 V),230 µA (3 V) 省电模式:200 nA (5 V),80 nA (3 V) 通过设计保证单调性 上电复位至0 V 双缓冲输入逻辑 通过LDAC引脚(低电平有效)同时更新DAC输出 通过CLR引脚(低电平有效)提供异步清零设置 低功耗并行数据接口 温度范围:-40°C 至105°C 产品详情AD5332/AD5333/AD5342/AD5343分别是双通道、8/10/12位DAC,采用2.5 V至5.5 V电源供电,3 V时功耗仅230 μA,具有一个省电引脚PD,可使功耗降至80 nA。这些器件均集成一个片内输出缓冲,可将输出同时驱动至两个供电轨;而AD5333和AD5342允许选择缓冲或无缓冲基准电压输入。       产品聚焦 提供28引脚TSSOP封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为0.69 mW,5 V时功耗为1.5 mW 片内输出缓冲可将输出同时驱动至两个供电轨 允许选择缓冲/无缓冲基准电压输入 可编程输出范围(通过GAIN引脚):0至VREF 或0至2VREF...
发表于 04-18 19:25 35次 阅读
AD5342 +2.5V至5.5V、230 µA、双通道、轨到轨电压输出12位DAC,内置并行接口,采用28引脚TSSOP封装

AD5343 +2.5V至5.5V、230 µA、双通道、轨到轨电压输出12位DAC,内置字节载入并行接口,采用20引脚TSSOP封装

信息优势和特点 两个12位DAC,采用20引脚TSSOP封装 低功耗:300 µA (5 V),230 µA (3 V) 省电模式:200 nA (5 V),80 nA (3 V) 通过设计保证单调性 上电复位至0 V 双缓冲输入逻辑 通过LDAC引脚(低电平有效)同时更新DAC输出 通过CLR引脚(低电平有效)提供异步清零设置 低功耗并行数据接口 温度范围:-40°C 至105°C 产品详情AD5332/AD5333/AD5342/AD5343分别是双通道、8/10/12位DAC,采用2.5 V至5.5 V电源供电,3 V时功耗仅230 μA,具有一个省电引脚PD,可使功耗降至80 nA。这些器件均集成一个片内输出缓冲,可将输出同时驱动至两个供电轨;而AD5333和AD5342允许选择缓冲或无缓冲基准电压输入。产品聚焦 提供20引脚TSSOP封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为0.69 mW,5 V时功耗为1.5 mW 片内输出缓冲可将输出同时驱动至两个供电轨 8位并行接口用于高字节和低字节载入(通过HBEN引脚控制)...
发表于 04-18 19:25 45次 阅读
AD5343 +2.5V至5.5V、230 µA、双通道、轨到轨电压输出12位DAC,内置字节载入并行接口,采用20引脚TSSOP封装

AD5336 +2.5V至5.5V、500 µA、四通道、轨到轨电压输出10位DAC、内置字节载入并行接口、采用28引脚TSSOP封装

信息优势和特点 双通道10位DAC、采用28引脚TSSOP封装 低功耗:600 µA (5 V),500 µA (3 V) 关断模式的功耗:200 nA (5 V)、80 nA (3 V) 通过设计保证单调性 上电复位至0 V 双缓冲输入逻辑 通过LDAC引脚(低电平有效)同时更新DAC输出 通过CLR引脚(低电平有效)提供异步清零设置 低功耗并行数据接口 温度范围: -40°C 至 105°C产品详情AD5334/AD5335/AD5336/AD5344分别是四通道、8/10/12位DAC,采用2.5 V至5.5 V电源供电,3 V时功耗仅500 µA,省电模式下功耗可降至80 nA。这些器件均内置一个片内输出缓冲,可将输出同时驱动至两个供电轨。产品特色 提供28引脚TSSOP封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为1.5 mW,5 V时功耗为3 mW 片内输出缓冲可将输出同时驱动至两个供电轨 可编程输出范围(通过GAIN引脚): 0至VREF 或 0至2VREF...
发表于 04-18 19:25 47次 阅读
AD5336 +2.5V至5.5V、500 µA、四通道、轨到轨电压输出10位DAC、内置字节载入并行接口、采用28引脚TSSOP封装

AD5335 +2.5V至5.5V、500 µA、四通道、轨到轨电压输出10位DAC,内置并行接口并采用24引脚TSSOP封装

信息优势和特点 双通道10位DAC、采用24引脚TSSOP封装 低功耗:600 µA (5 V),500 µA (3 V) 关断模式的功耗:200 nA (5 V),80 nA (3 V) 通过设计保证单调性 上电复位至0 V 双缓冲输入逻辑 通过LDAC引脚(低电平有效)同时更新DAC输出 通过CLR引脚(低电平有效)提供异步清零设置 低功耗并行数据接口 温度范围:--40°C 至105°C产品详情AD5334/AD5335/AD5336/AD5344分别是四通道、8/10/12位DAC,采用2.5 V至5.5 V电源供电,3 V时功耗仅500 µA,省电模式下功耗可降至80 nA。这些器件均内置一个片内输出缓冲,可将输出同时驱动至两个供电轨。产品特色 提供24引脚TSSOP封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为1.5 mW,5 V时功耗为3 mW 片内输出缓冲可将输出同时驱动至两个供电轨 8位并行接口用于高字节和低字节载入(通过HBEN引脚控制)...
发表于 04-18 19:25 44次 阅读
AD5335 +2.5V至5.5V、500 µA、四通道、轨到轨电压输出10位DAC,内置并行接口并采用24引脚TSSOP封装

AD5666 四通道、16位DAC,内置最大10 ppm/°C片内基准电压源,采用14引脚TSSOP封装

信息优势和特点 低功耗、四通道16位DAC 14引脚 TSSOP 1.25 V/2.5 V、5 ppm/°C片内基准电压源 关断模式下的功耗:400 nA (5 V),200 nA (3 V) 2.7 V至5.5 V电源 通过设计保证单调性 上电复位至零电平或中间电平 3种关断功能 欲了解更多特性,请参考数据手册AD5666-EP支持防务和航空航天应用(AQEC标准) 下载AD5666-EP数据手册 军用温度范围(−55℃至+125℃) 受控制造基线 唯一封装/测试厂 唯一制造厂 增强型产品变更通知 认证数据可应要求提供 V62/14626 DSCC图纸号产品详情AD5666是一款低功耗、四通道、16位缓冲电压输出DAC,采用2.7 V至5.5 V单电源供电,通过设计保证单调性。AD5666内置一个片内基准电压源,内部增益为2。AD5666-1内置一个1.25 V、5 ppm/°C基准电压源,满量程输出可达到2.5 V;AD5666-2内置一个2.5 V、5 ppm/°C基准电压源,满量程输出可达到5 V。上电时,片内基准电压源关闭,因而可以用外部基准电压源。对DAC执行写操作将打开内部基准电压源。上述器件内置一个上电复位电路,确保DAC输出上电至0 V(POR引脚低电平)或中间电平(POR引脚高电平)并保持该电平,直到执行一次有...
发表于 04-18 19:24 44次 阅读
AD5666 四通道、16位DAC,内置最大10 ppm/°C片内基准电压源,采用14引脚TSSOP封装

AD5542A 2.7 V至5.5 V、串行输入、电压输出、16/12位nanoDAC™,提供16引脚3 MM X 3 MM LFCSP和16引脚TSSOP封装

信息优势和特点 2/16位分辨率 1LSB INL 噪声频谱密度:11.8 nV/√Hz 建立时间:1 μs 毛刺能量:1.1 nV-s 温度漂移:0.05 ppm/°C 5 kV HBM ESD额定值 欲了解更多特性,请参考数据手册 同时提供16引脚TSSOP封装产品详情AD5512A/AD5542A是单通道、12/16位、串行输入、无缓冲电压输出数模转换器(DAC),采用2.7 V至5.5 V单电源供电。DAC输出范围为0 V至VREF,保证单调性,提供1 LSB INL精度(16位),无需调整,额定温度范围为−40°C至+85°C (AD5542A)或−40°C至+125°C (AD5512A)。AD5512A/AD5542A提供无缓冲输出,建立时间为1 μs,失调误差小,非常适合高速开环控制应用。AD5512A/AD5542A采用双极性工作模式,可产生±VREF输出摆幅。二者还含有用于基准电压与模拟接地引脚的开尔文检测连接,以降低布局敏感度。AD5512A/AD5542A提供16引脚LFCSP封装,AD5542A还提供10引脚LFCSP和16引脚TSSOP两种封装。AD5512A/AD5542A采用多功能三线式接口,并且与50 MHz SPI、QSPI™、MICROWIRE™、DSP接口标准兼容。应用-自动测试设备-精密源测量仪器...
发表于 04-18 19:21 483次 阅读
AD5542A 2.7 V至5.5 V、串行输入、电压输出、16/12位nanoDAC™,提供16引脚3 MM X 3 MM LFCSP和16引脚TSSOP封装

AD5541A 2.7 V至5.5 V、串行输入、电压输出、16/12位nanoDAC™ ,采用8引脚、3 mm × 3 mm LFCSP封装

信息优势和特点 16位分辨率 噪声频谱密度:11.8 nV/√Hz 建立时间:1 μs 毛刺能量:1.1 nV-s 温度漂移:0.05 ppm/°C 5 kV HBM ESD额定值 3 V电源时,功耗为0.375 mW 2.7 V至5.5 V单电源供电 硬件CS和LDAC功能 50 MHz SPI/QSPI/MICROWIRE/DSP兼容接口 上电复位可将DAC输出清零至零电平 提供3 mm × 3 mm、8/10引脚LFCSP和10引脚MSOP封装 产品详情AD5541A是一款单通道、16位、串行输入、无缓冲电压输出数模转换器(DAC),采用2.7 V至5.5 V单电源供电。DAC输出范围为0 V至VREF,保证单调性,提供±1 LSB INL精度(16位),无需调整,额定温度范围为−40°C至+125°C。AD5541A提供3 mm ×3 mm、10引脚LFCSP和10引脚MSOP封装。AD5541A-1采用3 mm × 3 mm、8引脚LFCSP封装。AD5541A提供无缓冲输出,实现了1 μs建立时间、低功耗和低失调误差等特性。它提供11.8 nV/√Hz的低噪声性能和低毛刺,适合多种终端系统使用。AD5541A采用多功能三线式接口,并且与50 MHz SPI、QSPI™、MICROWIRE™、DSP接口标准兼容。产品特色 16位性能,...
发表于 04-18 19:21 93次 阅读
AD5541A 2.7 V至5.5 V、串行输入、电压输出、16/12位nanoDAC™ ,采用8引脚、3 mm × 3 mm LFCSP封装

AD5307 2.5 V至5.5 V、400 µA、四通道、电压输出8位DAC,采用16引脚TSSOP封装

信息优势和特点 Four 8-Bit DACS in 16-Lead TSSOP Low Power: 500 µA @ 5 V, 400 µA @ 3 V Power-Down to 300 nA @ 5 V, 90 nA @ 3 V Guaranteed Monotonic by Design Power-On-Reset to Zero Volts Double-Buffered Input Logic Output Range: O-VREF O-2VREF Low Power, SPI™, QSPI™, MICROWIRE™ and DSP-Compatible 3-Wire Serial Interface Simultaneous Update of DAC Outputs via LDAC pin (active low) Asynchronous Clear Facility via CLR pin (active low) SDO Daisy-Chaining Option Buffered/Unbuffered Reference Input Options for each DAC pair产品详情AD5307/AD5317/AD5327分别是四通道8/10/12位、缓冲电压输出DAC,提供16引脚TSSOP封装,采用2.5 V至5.5 V单电源供电,3 V时功耗为400 µA。这些器件内置片内输出放大器,能够提供轨到轨输出摆幅,压摆率为0.7 V/µs。AD5307/AD5317/AD5327采用多功能三线式串行接口,能够以最高30 MHz的时钟速率工作,并与标准SPI、QSPI、MICROWIRE、DSP...
发表于 04-18 19:11 20次 阅读
AD5307 2.5 V至5.5 V、400 µA、四通道、电压输出8位DAC,采用16引脚TSSOP封装

AD5308 2.5 V至5.5 V、八通道、电压输出8位DAC,采用16引脚TSSOP封装

信息优势和特点 AD5308:一个16引脚TSSOP封装中集成8个缓冲8位DAC,A级:±1 LSB INL,B级:±0.75 LSB INL AD5318:一个16引脚TSSOP封装中集成8个缓冲10位DAC,A级:±4 LSB INL,B级:±3 LSB INL AD5328:一个16引脚TSSOP封装中集成8个缓冲12位DAC,A级:±16 LSB INL,B级:±12 LSB INL 低功耗工作:0.7 mA (3 V) 掉电模式功耗:120 nA (3 V),400 nA (5 V) 双缓冲输入逻辑 通过设计对所有代码保证单调性 可选缓冲/无缓冲/VDD 基准电压输入 输出范围:0 V至VREF或0 V至2 VREF 上电复位至0 V 可编程能力各通道可单独进入省电模式同时更新各输出(LDAC) 低功耗,SPI®, QSPI™, MICROWIRE™,DSP兼容三线式串行接口产品详情AD5308/AD5318/AD5328分别是八通道、8/10/12位缓冲电压输出DAC,采用16引脚TSSOP封装。这些器件采用2.5 V至5.5 V单电源供电,3 V时典型功耗为0.7 mA。内置的片内输出放大器能够提供轨到轨输出摆幅,压摆率为0.7 V/μs。AD5308/AD5318/AD5328采用多功能三线式串行接口,能够以最高30 MHz的...
发表于 04-18 19:11 22次 阅读
AD5308 2.5 V至5.5 V、八通道、电压输出8位DAC,采用16引脚TSSOP封装

AD5304 2.5 V至5.5 V、500 µA、4通道、电压输出8位DAC,采用10引脚封装

信息优势和特点 4个缓冲8位DAC,提供10引脚MSOP和10引脚LFCSP封装A级积分非线性(INL):±1 LSB,B级积分非线性(INL):±0.625 LSB INL 低功耗工作:500 µA (3 V),600 µA (5 V) 2.5 V至5.5 V电源 通过设计对所有代码保证单调性 省电模式功耗:80 nA (3 V),200 nA (5 V) 双缓冲输入逻辑 输出范围:0 V至VREF 上电复位至0 V 同时更新各输出(LDAC功能) 低功耗,SPI®、QSPI™、MICROWIRE™、DSP兼容三线式串行接口 片内轨到轨输出缓冲放大器 温度范围:–40°C至+105°C产品详情AD5304/AD5314/AD5324分别是四通道8/10/12位、缓冲电压输出DAC,提供10引脚MSOP和10引脚LFCSP两种封装,采用2.5 V至5.5 V单电源供电,3 V时功耗为500 µA。这些器件内置片内输出放大器,能够实现轨到轨输出摆幅,压摆率为0.7 V/µs。所用的三线式串行接口能够以最高30 MHz的时钟速率工作,并与标准SPI、QSPI、MICROWIRE、DSP接口标准兼容。四个DAC的基准电压均从一个基准电压引脚获得。利用软件LDAC功能则可以同时更新所有DAC的输出。上述器件均内置一个上电复位电...
发表于 04-18 19:11 27次 阅读
AD5304 2.5 V至5.5 V、500 µA、4通道、电压输出8位DAC,采用10引脚封装

AD5305 2.5 V至5.5 V、500µ A、双线式接口、四通道、电压输出8位DAC,采用10引脚MICROSOIC封装

信息优势和特点 Four 8-Bit DACS in 10-Lead MicroSOIC Low Power: 600 µA @ 5 V, 500 µA @ 3 V Power-Down to 200 nA @ 5 V, 80nA @ 3 V Guaranteed Monotonic by Design Power-On-Reset to Zero Volts Three Power-Down Functions Double-Buffered Input Logic Output Range: O-VREF 2-Wire (I2C™ Compatible) Serial Interface Data Readback Facility Software Clear Facility Simultaneous Update via LDAC bit (active low)产品详情AD5305/AD5315/AD5325是4通道8/10/12位、缓冲电压输出DAC,提供10引脚microSOIC封装,采用2.5 V至5.5 V单电源供电,3 V时功耗为500 µA。这些器件内置片内输出放大器,能够实现轨到轨输出摆幅,压摆率为0.7 V/µs。所用的双线式串行接口能够以最高400 kHz时钟速率工作。该接口在VDD产品聚焦-提供10引脚MicroSOIC封装-低功耗,采用2.5 V至5.5 V单电源供电-3 V时功耗为1.5 mW,5 V时功耗为3 mW -轨到轨输出,压摆率为0.7 V/µs -多个器件可以共用同一总线-串行接口,时钟速率最高达400 kHz-与AD5315 (10位)和AD5325 (12位...
发表于 04-18 19:11 38次 阅读
AD5305 2.5 V至5.5 V、500µ A、双线式接口、四通道、电压输出8位DAC,采用10引脚MICROSOIC封装

AD5302 2.5 V至5.5 V、230 µA、双通道、轨到轨电压输出、8位DAC,采用10引脚MICROSOIC封装

信息优势和特点 一个封装中集成两个8位DAC 微功耗:300 µA(5 V,包括基准电流) 省电模式:200 nA (5 V),50 nA (3 V) 通过设计保证单调性 上电复位至0 V 可选缓冲/无缓冲基准电压输入 输出电压:0-VREF 低功耗,SPI™、QSPI™、MICROWIRE™、DSP兼容三线式串行接口 采用轨到轨方式工作的输出缓冲放大器,通过LDAC引脚(低电平有效)同时更新DAC输出 温度范围:-40°C至105°C 三种关断功能产品详情AD5302/AD5312/AD5322分别是双通道8/10/12位、缓冲电压输出DAC,提供10引脚mSOIC封装,采用+2.5 V至+5.5 V单电源供电,3 V时功耗为230 mA。这些器件内置片内输出放大器,能够提供轨到轨输出摆幅,压摆率为0.7 V/ms。AD5302/AD5312/AD5322采用多功能三线式串行接口,能够以最高30 MHz的时钟速率工作,并与标准SPI™、QSPI™、MICROWIRE™、DSP接口标准兼容。产品特色 提供10引脚MicroSOIC封装 低功耗,采用2.5 V至5.5 V单电源供电 3 V时功耗为0.7 mW,5 V时功耗为1.5 mW 微分非线性误差(DNL)小于0.25 LSB 轨到轨输出,压摆率为0.7 V/µs 采用多功能三线式串行接口,...
发表于 04-18 19:11 345次 阅读
AD5302 2.5 V至5.5 V、230 µA、双通道、轨到轨电压输出、8位DAC,采用10引脚MICROSOIC封装